Dimitris Nikolos

Δημήτρης Νικολός, Καθηγητής

Διευθυντής του Εργαστηρίου Τεχνολογίας & Αρχιτεκτονικής Υπολογιστών








Επικοινωνία


Εργαστήριο Τεχνολογίας & Αρχιτεκτονικής Υπολογιστών

Τμήμα Μηχανικών Ηλεκτρονικών Υπολογιστών & Πληροφορικής

Πανεπιστήμιο Πατρών

26500 Πάτρα - Ελλάδα
τηλ: +30 (2610) 996 929, +30 (2610) 999 015

www.t&ca_lab.ceid.upatras.gr

nikolosd@cti.gr


επιστροφή στην κορυφή της σελίδας




Σύντομο Βιογραφικό


Ο κ. Νικολός έχει βασικό πτυχίο στη Φυσική, μεταπτυχιακές σπουδές στα Ηλεκτρονικά και Διδακτορικό στους Υπολογιστές, όλα από το Πανεπιστήμιο Αθηνών. Το 1989 ήρθε ως Λέκτορας στο Τμήμα Μηχανικών Ηλεκτρονικών Υπολογιστών και Πληροφορικής του Πανεπιστημίου Πατρών όπου από το 1999 είναι Καθηγητής και διευθυντής του Εργαστηρίου Τεχνολογίας και Αρχιτεκτονικής Υπολογιστών. Τα ακαδημαϊκά έτη 1996-1997, 1997-1998, 2001-1002 και 2004-2005 ήταν διευθυντής του Τομέα Υλικού και Αρχιτεκτονικής Υπολογιστών. Ο κ. Νικολός ήταν συν-υπεύθυνος προγράμματος του ''IEEE On-Line Testing Workshop'' από το 1997 έως και 2001. Ήταν επίσης στις επιτροπές προγράμματος των ''IEEE International On-Line Testing Workshop'' (1995, 1996 και 2002-2005), ''IEEE International Symposium on Defect and Fault Tolerance in VLSI systems'' (1997-1999), ''Third and Fourth European Dependable Computing Conference'' και ''Design Automation & Test (DATE) Conference'' (2000-2005). Ήταν επίσης προσκεκλημένος συν-υπεύθυνος (co-editor) για το ''June 2002 Special Issue on On-Line Testing" του περιοδικού Journal of Electronic Testing, Theory and Applications (JETTA)''. Ο κ. Νικολός είναι συγγραφέας ή συν-συγγραφέας περισσότερων από 140 εργασιών σε διεθνή περιοδικά και πρακτικά διεθνών συνεδρίων σε θέματα Αρχιτεκτονικής Υπολογιστών, Υπολογιστών Ανοχής ελαττωμάτων, Σχεδίασης VLSI κυκλωμάτων, Σχεδίασης συστημάτων Χαμηλής Κατανάλωσης και Σχεδίασης ψηφιακών συστημάτων για εύκολο έλεγχο της ορθής τους λειτουργίας. Είναι συν-συγγραφέας της εργασίας "Extending the Viability of IDDQ Testing in the Deep Submicron Era" που έλαβε το βραβείο καλλίτερης εργασίας στο 3rd IEEE Int. Symposium on Quality Electronic Design (ISQED 2002), San Jose, CA, USA, March 18-20, 2002. Ο κ. Νικολός έχει συμμετάσχει σε διάφορα Ελληνικά και Ευρωπαϊκά προγράμματα με πολύ γνωστές εταιρείες όπως η STMicroelectronics, Atmel και Intracom S.A. και είναι κάτοχος μίας διεθνούς πατέντας.


επιστροφή στην κορυφή της σελίδας



Ερευνητικά ενδιαφέροντα



επιστροφή στην κορυφή της σελίδας



Μαθήματα


Αρχιτεκτονική Υπολογιστών

Εισαγωγή: Υλικό και Λογισμικό, Αρχιτεκτονική Υπολογιστών, Δομή, Οργάνωση και Λειτουργία Υπολογιστών, Μονάδες Εισόδου/Εξόδου, Απόδοση Υπολογιστών. Οργάνωση της πληροφορίας στον υπολογιστή: Δεδομένα, Εντολές (Είδη Εντολών γλώσσας μηχανής, Τρόποι Διευθυνσιοδότησης της κύριας μνημης, Είδη και μέγεθος Τελούμενων, Ταξινόμηση Υπολογιστών βάσει του Συνόλου Εντολών, Κωδικοποίηση του Συνόλου Εντολών). Κεντρική Μονάδα Επεξεργασίας: Μονάδα Επεξεργασίας Δεδομένων (Μονάδα Επεξεργασίας Δεδομένων σταθερής υποδιαστολής, Μονάδα επεξεργασίας δεδομένων κινητής υποδιαστολής), Μονάδα Ελέγχου, (Δομή της Μονάδας Ελέγχου, Υλοποίηση της Μονάδας Ελέγχου), Σχεδίαση Μονάδας Επεξεργασίας Δεδομένων και της απαιτούμενης Μονάδας Ελέγχου. Επεξεργαστές μερικώς επικαλυπτόμενων λειτουργιών: Προβλήματα αποδοτικής λειτουργίας των επεξεργαστών μερικώς επικαλυπτόμενων λειτουργιών (Δομικές εξαρτήσεις, Εξαρτήσεις από δεδομένα, Διαδικασιακές εξαρτήσεις). Υπερβαθμωτοί Επεξεργαστές: Προσκόμιση εντολών, Αποκωδικοποίηση εντολών-έλεγχος εξαρτήσεων και αποστολή εντολών, Άμεση αποστολή εντολών στις λειτουργικές μονάδες, Χρησιμοποίηση Μονάδας Αναμονής Αποστολής, Σειριακή συνέπεια, Μηχανισμός επαναδιάταξης αποτελεσμάτων. Επεξεργαστές πολύ μεγάλου μήκους εντολών. Σύστημα μνήμης: Τεχνολογία μνημών, Ημιαγωγικές μνήμες, Μαγνητικές Μνήμες, Οπτικές Μνήμες, Ιεραρχία μνήμης, Κρυφή Μνήμη (Τακτική Προσκόμισης Μπλοκ Πληροφορίας, Τρόπος Απεικόνισης Μπλοκ της Κύριας Μνήμης σε Πλαίσια της Κρυφής Μνήμης), Κυρια Μνήμη. Σύστημα διασύνδεσης και εισόδου-εξόδου: Αρτηρίες (Είδη αρτηριών, Σύγχρονες και ασύγχρονες αρτηρίες, Ταχύτητα αρτηρίας, Χρήση της αρτηρίας και διαιτησία), Μέθοδοι ελέγχου της διαδικασίας εισόδου/εξόδου.


επιστροφή


Ειδικά Θέματα Σχεδίασης VLSI Συστημάτων

Εργαστήριο Αρχιτεκτονικής Υπολογιστών

Εργαστήριο Βασικών Ηλεκτρονικών

Ειδικά Θέματα Ελέγχου Ορθής Λετουργίας VLSI Κυκλωμάτων - Σχεδιασμός για Εύκολο Έλεγχο

Επαλήθευση Σχεδιασμού και Ορθής Κατασκευής



επιστροφή στην κορυφή της σελίδας